【第一對(duì)焦:芯原】 1:信息處理自動(dòng)化:業(yè)務(wù)范圍覆蓋消費(fèi)電子、汽車(chē)電子、計(jì)算機(jī)及周邊、工業(yè)、數(shù)據(jù)處理、物聯(lián)網(wǎng)等行業(yè)應(yīng)用領(lǐng)域。    芯原擁有多種芯片定制解決方案,包括高清視頻、高清音頻及語(yǔ)音、車(chē)載娛樂(lè)系統(tǒng)處理器、視頻監(jiān)控、物聯(lián)網(wǎng)連接、數(shù)據(jù)中心等; 2:汽車(chē)產(chǎn)業(yè)與汽車(chē)駕駛自動(dòng)化:平板電腦、自動(dòng)駕駛、數(shù)據(jù)中心將是Chiplet率先落地的應(yīng)用領(lǐng)域。  3:電子設(shè)計(jì)自動(dòng)化(EDA): chiplet 模式對(duì)普及 AI 硬件的推動(dòng),它還會(huì)促進(jìn) EDA 工具的發(fā)展。不論是集成技術(shù),還是質(zhì)量保障,很多 chiplet 模式的問(wèn)題最終都需要 EDA 工具的改進(jìn)來(lái)給出答案,需要 EDA 工具從架構(gòu)探索,到芯片實(shí)現(xiàn),甚至到物理設(shè)計(jì)的全面支持。

 

 

芯原股份正式加入U(xiǎn)CIe產(chǎn)業(yè)聯(lián)盟

將加速芯原Chiplet項(xiàng)目的產(chǎn)業(yè)化落地,成為全球主要的商用Chiplet提供商

 

2022年4月2日,中國(guó)上海 - 領(lǐng)先的芯片設(shè)計(jì)平臺(tái)即服務(wù)(Silicon Platform as a Service,SiPaaS)企業(yè)芯原股份宣布正式加入U(xiǎn)CIe(Universal Chiplet Interconnect Express)產(chǎn)業(yè)聯(lián)盟。作為中國(guó)大陸首批加入該組織的企業(yè),芯原將與UCIe產(chǎn)業(yè)聯(lián)盟其他成員共同致力于UCIe 1.0版本規(guī)范和新一代UCIe技術(shù)標(biāo)準(zhǔn)的研究與應(yīng)用,為芯原Chiplet技術(shù)和產(chǎn)品的發(fā)展進(jìn)一步夯實(shí)基礎(chǔ)。

 

UCIe產(chǎn)業(yè)聯(lián)盟由日月光、AMD、Arm、Google Cloud、英特爾、 、微軟、高通、三星和臺(tái)積電十家企業(yè)于今年三月共同成立。聯(lián)盟成員將攜手推動(dòng)Chiplet接口規(guī)范的標(biāo)準(zhǔn)化,并已推出UCIe 1.0版本規(guī)范。UCIe是一種開(kāi)放的Chiplet互連規(guī)范,它定義了封裝內(nèi)Chiplet之間的互連,以實(shí)現(xiàn)Chiplet在封裝級(jí)別的普遍互連和開(kāi)放的Chiplet生態(tài)系統(tǒng)。

根據(jù)研究機(jī)構(gòu)IPnest統(tǒng)計(jì)1,芯原是中國(guó)大陸排名第一、全球排名第七的半導(dǎo)體IP供應(yīng)商,成長(zhǎng)率在前七中排名第二,IP種類(lèi)在前七中排名前二。芯原擁有圖形處理器IP、神經(jīng)網(wǎng)絡(luò)處理器IP、視頻處理器IP、數(shù)字信號(hào)處理器IP、圖像信號(hào)處理器IP和顯示處理器IP六大類(lèi)處理器IP核,并具備領(lǐng)先的芯片設(shè)計(jì)能力,近年來(lái)一直致力于Chiplet技術(shù)和產(chǎn)業(yè)的推進(jìn)。基于“IP芯片化,IP as a Chiplet”和“芯片平臺(tái)化,Chiplet as a Platform”兩大設(shè)計(jì)理念,芯原推出了基于Chiplet架構(gòu)所設(shè)計(jì)的高端應(yīng)用處理器平臺(tái),目前該平臺(tái)12nm SoC版本已完成流片和驗(yàn)證,并正在進(jìn)行Chiplet版本的迭代。

“平板電腦、自動(dòng)駕駛、數(shù)據(jù)中心將是Chiplet率先落地的應(yīng)用領(lǐng)域。平板電腦需要較多不同功能的異構(gòu)處理器IP,數(shù)據(jù)中心要集成很多通用的高性能計(jì)算模塊,車(chē)規(guī)級(jí)Chiplet則可以大幅提升汽車(chē)芯片的迭代效率和降低單顆芯片失效可能帶來(lái)的安全隱患,這些都是Chiplet的最佳使用場(chǎng)景。”芯原股份創(chuàng)始人、董事長(zhǎng)兼總裁戴偉民表示,“這些年芯原在Chiplet項(xiàng)目上所作出的努力,不僅促進(jìn)了Chiplet的產(chǎn)業(yè)化,而且把芯原的半導(dǎo)體IP授權(quán)業(yè)務(wù)和一站式芯片定制服務(wù)業(yè)務(wù)推上新的高度。芯原有可能是全球第一批面向客戶推出Chiplet商用產(chǎn)品的企業(yè)。”

關(guān)于芯原

芯原微電子(上海)股份有限公司是一家依托自主半導(dǎo)體IP,為客戶提供平臺(tái)化、全方位、一站式芯片定制服務(wù)和半導(dǎo)體IP授權(quán)服務(wù)的企業(yè)。在芯原獨(dú)有的芯片設(shè)計(jì)平臺(tái)即服務(wù)(Silicon Platform as a Service, SiPaaS)經(jīng)營(yíng)模式下,通過(guò)基于公司自主半導(dǎo)體IP搭建的技術(shù)平臺(tái),芯原可在短時(shí)間內(nèi)打造出從定義到測(cè)試封裝完成的半導(dǎo)體產(chǎn)品,為包含芯片設(shè)計(jì)公司、半導(dǎo)體垂直整合制造商(IDM)、系統(tǒng)廠商和大型互聯(lián)網(wǎng)公司在內(nèi)的各種客戶提供高效經(jīng)濟(jì)的半導(dǎo)體產(chǎn)品替代解決方案。我們的業(yè)務(wù)范圍覆蓋消費(fèi)電子、汽車(chē)電子、計(jì)算機(jī)及周邊、工業(yè)、數(shù)據(jù)處理、物聯(lián)網(wǎng)等行業(yè)應(yīng)用領(lǐng)域。

 

 

芯原擁有多種芯片定制解決方案,包括高清視頻、高清音頻及語(yǔ)音、車(chē)載娛樂(lè)系統(tǒng)處理器、視頻監(jiān)控、物聯(lián)網(wǎng)連接、數(shù)據(jù)中心等;此外,芯原還擁有6類(lèi)自主可控的處理器IP,分別為圖形處理器IP、神經(jīng)網(wǎng)絡(luò)處理器IP、視頻處理器IP、數(shù)字信號(hào)處理器IP、圖像信號(hào)處理器IP和顯示處理器IP,以及1,400多個(gè)數(shù)模混合IP和射頻IP。

 

 

芯原成立于2001年,總部位于中國(guó)上海,在中國(guó)和美國(guó)設(shè)有7個(gè)設(shè)計(jì)研發(fā)中心,全球共有11個(gè)銷(xiāo)售和客戶支持辦事處,目前員工已超過(guò)1,300人。

 

 

 

 


 

chiplet 模式簡(jiǎn)介

 

最近,chiplet 這個(gè)概念熱了起來(lái),從 DARPA 的 CHIPS 項(xiàng)目到 Intel 的 Foveros,都把 chiplet 看成是未來(lái)芯片的重要基礎(chǔ)技術(shù)。簡(jiǎn)單來(lái)說(shuō),chiplet 技術(shù)就是像搭積木一樣,把一些預(yù)先生產(chǎn)好的實(shí)現(xiàn)特定功能的芯片裸片(die)通過(guò)先進(jìn)的集成技術(shù)(比如 3D integration)集成封裝在一起形成一個(gè)系統(tǒng)芯片。而這些基本的裸片就是 chiplet。從這個(gè)意義上來(lái)說(shuō),chiplet 就是一個(gè)新的 IP 重用模式。未來(lái),以 chiplet 模式集成的芯片會(huì)是一個(gè)“超級(jí)”異構(gòu)系統(tǒng),可以為 AI 計(jì)算帶來(lái)更多的靈活性和新的機(jī)會(huì)。
 
chiplet 模式簡(jiǎn)介
chiplet 的概念其實(shí)很簡(jiǎn)單,就是硅片級(jí)別的重用。設(shè)計(jì)一個(gè)系統(tǒng)級(jí)芯片,以前的方法是從不同的 IP 供應(yīng)商購(gòu)買(mǎi)一些 IP,軟核(代碼)或硬核(版圖),結(jié)合自研的模塊,集成為一個(gè) SoC,然后在某個(gè)芯片工藝節(jié)點(diǎn)上完成芯片設(shè)計(jì)和生產(chǎn)的完整流程。未來(lái),對(duì)于某些 IP,你可能不需要自己做設(shè)計(jì)和生產(chǎn)了,而只需要買(mǎi)別人實(shí)現(xiàn)好的硅片,然后在一個(gè)封裝里集成起來(lái),形成一個(gè) SiP(System in Package)。所以 chiplet 也是一種 IP,但它是以硅片的形式提供的。
 
chiplet 的概念最早來(lái)自 DARPA 的 CHIPS(Common Heterogeneous Integration and IP Reuse Strategies)項(xiàng)目。該項(xiàng)目試圖解決的主要問(wèn)題如下“The monolithic nature of state-of-the-art SoCs is not always acceptable for DoD or other low-volume applications due to factors such as high initial prototype costs and requirements for alternative material sets. To enhance overall system flexibility and reduce design time for next-generation products, the Common Heterogeneous Integration and Intellectual Property (IP) Reuse Strategies (CHIPS) program seeks to establish a new paradigm in IP reuse.”。而它的愿景是:“The vision of CHIPS is an ecosystem of discrete modular, reusable IP blocks, which can be assembled into a system using existing and emerging integration technologies. Modularity and reusability of IP blocks will require electrical and physical interface standards to be widely adopted by the community supporting the CHIPS ecosystem. Therefore, the CHIPS program will develop the design tools and integration standards required to demonstrate modular integrated circuit (IC) designs that leverage the best of DoD and commercial designs and technologies.” 從這段描述來(lái)看 chiplet 可以說(shuō)是一種新的芯片設(shè)計(jì)模式,要實(shí)現(xiàn) chiplet 這種新的 IP 重用模式,首先要具備的技術(shù)基礎(chǔ)就是先進(jìn)的芯片集成封裝技術(shù)。SiP 的概念很早就有,把多個(gè)硅片封裝在一個(gè)硅片里也有很久的歷史了。但要實(shí)現(xiàn) chiplet 這種高靈活度,高性能,低成本的硅片重用愿景,必須要先進(jìn)的芯片集成技術(shù),比如 Intel 最近提出的 Foveros,3D 集成技術(shù)。
 
 
3D 集成技術(shù)使我們的芯片規(guī)??梢栽谌S空間發(fā)展,而不是傳統(tǒng)的限于二維空間。由于在二維空間里,摩爾定律已經(jīng)很難延續(xù),向三維發(fā)展也是一個(gè)自然的趨勢(shì)。此外,正如下圖所說(shuō)的,這種 3D 集成技術(shù)除了提供更高的計(jì)算密度之外,還可以讓我們重新考慮系統(tǒng)架構(gòu)(enabling a complete rethinking of system),這個(gè)也就是 chiplet 模式給我們帶來(lái)的各種新的靈活性,后面再詳細(xì)討論。
 
 
這里我們不詳細(xì)討論 3D 集成技術(shù)的細(xì)節(jié),根據(jù)目前的發(fā)展,在未來(lái)幾年,相關(guān)技術(shù)會(huì)越來(lái)越成熟,應(yīng)該能夠?yàn)?chiplet 模式的普及做好準(zhǔn)備。
 
AI chiplet 的優(yōu)勢(shì)
總得來(lái)說(shuō),我個(gè)人認(rèn)為 chiplet 模式對(duì)于 AI 硬件的長(zhǎng)期發(fā)展會(huì)有非常正面的影響,主要體現(xiàn)在下面幾個(gè)方面。
第一,工藝選擇的靈活性
 
chiplet 模式的最大優(yōu)勢(shì)之一就是一個(gè)系統(tǒng)里可以集成多個(gè)工藝節(jié)點(diǎn)的硅片(如下圖所示)。
 
 
 
這也是 chiplet 模式可能支持快速開(kāi)發(fā),降低實(shí)現(xiàn)成本的一個(gè)重要因素。大家知道,在芯片設(shè)計(jì)中,對(duì)于不同目的和類(lèi)型的電路,并不是最新的工藝就總是最合適的。在目前的單硅片系統(tǒng)里,系統(tǒng)只能在一個(gè)工藝節(jié)點(diǎn)上實(shí)現(xiàn)。而對(duì)于很多功能來(lái)說(shuō),使用成本高風(fēng)險(xiǎn)大的最新工藝即沒(méi)有必要又非常困難,比如一些專(zhuān)用加速功能和模擬設(shè)計(jì)。如果 chiplet 模式成立,那么大家在做系統(tǒng)設(shè)計(jì)的時(shí)候則有了更多的選擇。對(duì)于追求性能極限的模塊,比如高性能 CPU,可以使用最新工藝。而特殊的功能模塊,比如存儲(chǔ)器,模擬接口和一些專(zhuān)用加速器,則可以按照需求選擇性?xún)r(jià)比最高的方案。
 
這一點(diǎn)對(duì)于 AI 芯片的發(fā)展是相當(dāng)有利的。首先,AI 加速本身就是一個(gè) DSA(專(zhuān)用領(lǐng)域架構(gòu)),其架構(gòu)本身就是專(zhuān)門(mén)為特定運(yùn)算定制的,具有很高的效率,即使選擇差一兩代的工藝,也可以滿足很多情況的要求。但目前,大多數(shù)這個(gè)領(lǐng)域的初創(chuàng)公司,都面臨工藝選擇的困境。如果選擇先進(jìn)工藝,可能一次投片就耗盡所有投資。如果不選,好像一下就輸在了起跑線。如果 chiplet 模式成為主流,大家的工藝選擇應(yīng)該可以更加理性,工藝雖不是最新但性?xún)r(jià)比最好的 chiplet 會(huì)有更多機(jī)會(huì)。第二,對(duì)于很多可能大幅提升 AI 運(yùn)算效率的新興技術(shù),比如存內(nèi)計(jì)算,模擬計(jì)算(包括光計(jì)算),它們使用的器件往往只在相對(duì)較低的工藝節(jié)點(diǎn)比較成熟,和系統(tǒng)的其它部分怎么集成就是個(gè)大問(wèn)題。chiplet 模式也可以解決這個(gè)問(wèn)題,則這些技術(shù)的開(kāi)發(fā)商可以以 chiplet IP 的形式提供產(chǎn)品,和其它不同工藝的功能模塊集成在一起,而無(wú)需受限于 Foundry 工藝的進(jìn)展。

 

 
第二,架構(gòu)設(shè)計(jì)的靈活性
以 chiplet 構(gòu)成的系統(tǒng)可以說(shuō)是一個(gè)“超級(jí)”異構(gòu)系統(tǒng),給傳統(tǒng)的異構(gòu) SoC 增加了新的維度,至少包括空間維度和工藝選擇的維度。首先,如前所述,先進(jìn)的集成技術(shù)在 3D 空間的擴(kuò)展可以極大提高芯片規(guī)模。這當(dāng)然對(duì) AI 算力的擴(kuò)展和成本的降低有很大好處。第二,結(jié)合前述的工藝靈活性,我們可能在架構(gòu)設(shè)計(jì)中有更合理的功能 / 工藝的權(quán)衡,有利于 AI SoC 或者 AIoT 芯片更好的適應(yīng)應(yīng)用場(chǎng)景的需求。第三,系統(tǒng)的架構(gòu)設(shè)計(jì),特別是功能模塊間的互聯(lián),有更多優(yōu)化的空間。在目前的 AI 芯片架構(gòu)中,數(shù)據(jù)流動(dòng)是主要瓶頸。HBM(也可以看成是一種 chiplet)可以在一定程度上解決處理器和 DRAM 之間的數(shù)據(jù)流動(dòng)問(wèn)題,但價(jià)格還過(guò)于昂貴。對(duì)于云端 AI 加速,Host CPU 和 AI 加速芯片之間,以及多片加速芯片之間的互聯(lián),目前主要通過(guò) PCIe,Nv ,或者直接用 SerDes 等等。如果是 chiplet 方式,則是硅片的互聯(lián),帶寬,延時(shí)和功耗都會(huì)有巨大的改善。另外,目前的片上網(wǎng)絡(luò) NoC 是在一個(gè)硅片(2D)上的,而未來(lái)的 NoC 則擴(kuò)展到硅片之間,特別是和 Active Interposer 結(jié)合,就可能成為一個(gè) 3D 網(wǎng)絡(luò),其路由,拓?fù)湟约?QoS 可以有更多優(yōu)化的空間。
 
第三,商業(yè)模式的靈活性
chiplet 模式在傳統(tǒng)的 IP 供應(yīng)商和芯片供應(yīng)商之外,提供了一個(gè)新的選擇:chiplet 硅片供應(yīng)商。對(duì)于目前的 AI 芯片廠商來(lái)說(shuō),要么聚焦在 AI 加速部分,以 IP 形式或者外接硬件加速芯片的形式提供產(chǎn)品;要么走垂直領(lǐng)域,做集成 AI 加速功能的 SoC。對(duì)于前者來(lái)說(shuō),chiplet 可以提供一個(gè)新的產(chǎn)品形式,增加潛在的市場(chǎng),或者拉長(zhǎng)一代產(chǎn)品(工藝)的生命周期。對(duì)于一些硅實(shí)現(xiàn)能力比較強(qiáng)的廠商來(lái)說(shuō),也說(shuō)不定未來(lái)會(huì)演變成專(zhuān)門(mén)做 chiplet 的供應(yīng)商。對(duì)后者來(lái)說(shuō),可以直接集成合適 AI chiplet 而不是 IP(還需要自己做芯片實(shí)現(xiàn)),大大節(jié)約項(xiàng)目開(kāi)發(fā)的時(shí)間。
 
因此,可以預(yù)見(jiàn),AI chiplet 會(huì)成為 AI 硬件重用和集成的重要模式。
 
chiplet 模式的挑戰(zhàn)
 
首先當(dāng)然是集成技術(shù)的挑戰(zhàn)。chiplet 模式的基礎(chǔ)還是先進(jìn)的封裝技術(shù),必須能夠做到低成本和高可靠性。這部分主要看 foundry 和封裝廠商。隨著先進(jìn)工藝部署的速度減緩,封裝技術(shù)逐漸成為大家關(guān)注的重點(diǎn)。此外,集成技術(shù)的挑戰(zhàn)還來(lái)自集成標(biāo)準(zhǔn)。回到 CHIPS 項(xiàng)目,可以看出,該項(xiàng)目的重點(diǎn)就是是設(shè)計(jì)工具和集成標(biāo)準(zhǔn)。Intel 的 AIB(Advanced Interface Bus)就是一個(gè)硅片到硅片的互聯(lián)標(biāo)準(zhǔn),如果未來(lái)能夠成為業(yè)界的標(biāo)準(zhǔn)(類(lèi)似 ARM 的 AMBA 總線標(biāo)準(zhǔn)的作用),則 chiplet 的模式就可能更快的普及。還有,對(duì)于這種“超級(jí)”異構(gòu)系統(tǒng),其更大的優(yōu)化空間也同時(shí)意味著架構(gòu)優(yōu)化的難度也會(huì)大大增加。
 
除了集成技術(shù)之外,chiplet 模式能否成功的另一個(gè)大問(wèn)題是質(zhì)量保障。我們?cè)谶x擇 IP 的時(shí)候,除了 PPA 之外,最重要的一個(gè)考量指標(biāo)就是 IP 本身的質(zhì)量問(wèn)題。IP 本身有沒(méi)有 bug,接入系統(tǒng)會(huì)不會(huì)帶來(lái)問(wèn)題,有沒(méi)有在真正的硅片上驗(yàn)證過(guò)等等。在目前的 IP 重用方法中,對(duì) IP 的測(cè)試和驗(yàn)證已經(jīng)有比較成熟的方法。但對(duì)于 chiplet 來(lái)說(shuō),這還是個(gè)需要探索的問(wèn)題。雖然,相對(duì)傳統(tǒng) IP,chiplet 是經(jīng)過(guò)硅驗(yàn)證的產(chǎn)品,本身保證了物理實(shí)現(xiàn)的正確性。但它仍然有良率的問(wèn)題,而且如果 SiP 中的一個(gè)硅片有問(wèn)題,則整個(gè)系統(tǒng)都受影響,代價(jià)很高。因此,集成到 SiP 中的 chiplet 必須保證 100%無(wú)故障。從這個(gè)問(wèn)題延伸,還有集成后的 SiP 如何進(jìn)行測(cè)試的問(wèn)題。將多個(gè) chiplet 封裝在一起后,每個(gè) chiplet 能夠連接到的芯片管腳更為有限,有些 chiplet 可能完全無(wú)法直接從芯片外部管腳直接訪問(wèn),這也給芯片測(cè)試帶來(lái)的新的挑戰(zhàn)。
 
最后補(bǔ)充一點(diǎn),還是那句話,有挑戰(zhàn)就有機(jī)會(huì)。個(gè)人認(rèn)為,除了前面討論的 chiplet 模式對(duì)普及 AI 硬件的推動(dòng),它還會(huì)促進(jìn) EDA 工具的發(fā)展。不論是集成技術(shù),還是質(zhì)量保障,很多 chiplet 模式的問(wèn)題最終都需要 EDA 工具的改進(jìn)來(lái)給出答案,需要 EDA 工具從架構(gòu)探索,到芯片實(shí)現(xiàn),甚至到物理設(shè)計(jì)的全面支持。這也是 CHIPS 項(xiàng)目的一個(gè)重點(diǎn)是設(shè)計(jì)工具的原因。